课程对象
希望利用面向 PCI Express 的 Xilinx IP 核创建应用的硬件设计者
希望深入了解 Xilinx LogiCORE PCI Express 解决方案的工作原理的软件工程师
希望在 PCI Express 应用中利用 Xilinx 性能、延迟和带宽方面的主要优势的系统设计者
课程概要
1
介绍 PCIe 架构
回顾 PCIe 协议
PCIe 和内核生成器 (CORE Generator™) 接口
实验1:构建 PCIe 内核
进行 PCIe 系统设计仿真
连接逻辑与内核 – AXI 接口
数据包格式化详情
实验2:下行端口模型仿真
2
端点应用考虑因素
实验3:伪事务建模
应用重点:DMA
实验4:设计实现
7 系列根端口
PCIe 配置
兼容性和调试
实验5:利用 ChipScope Pro 工具调试 PCIe 内核
误差和中断
联系我时,请说是在北京便民网看到的,谢谢!